A Research for VLSI Layout Migration EDA System

VLSI 레이아웃 이식 시스템에 관한 연구

  • Kwak, Sung-Hun (Pishon Technology Inc. Dept. of Computer Engineering, Hoseo University) ;
  • Lee, Ki-Joong (Pishon Technology Inc. Dept. of Computer Engineering, Hoseo University) ;
  • Kim, Yong-Bae (Pishon Technology Inc. Dept. of Computer Engineering, Hoseo University) ;
  • Lee, Yun-Sik (Pishon Technology Inc. Dept. of Computer Engineering, Hoseo University)
  • 곽성훈 ((주)파이손테크, 호서대학교) ;
  • 이기중 ((주)파이손테크, 호서대학교) ;
  • 김용배 ((주)파이손테크, 호서대학교) ;
  • 이윤식 ((주)파이손테크, 호서대학교)
  • Published : 2000.04.14

Abstract

소형 고성능 가전기기를 실현하기 위한 다기능 고집적의 실리콘화에 대응하기 위하여 반도체 업계는 SoC(System On a Chip) 설계, 반도체 지적 재산권인 IP(Intellectual Property)에 관한 연구를 두개의 핵심 연구 항목으로 설정하여 진행되어 왔다. 반도체 레이아웃 이식 자동화 시스템은 설계 재활용(Design Reuse), IP의 실용화와 확산을 위한 핵심 연구 과제 중의 하나로써, Time-To-Market 과 Time-To-Money 를 동시에 가능토록 하는 근간의 기술이 된다. 본 연구는 정확하고 고속의 IP내의 반도체 소자 인식 알고리즘, 그래프를 이용한 제한 조건의 구현과 해석, 향상된 컴팩션(Compaction) 알고리즘의 연구로 말미암아 기존의 연구 결과 대비 평균 20배의 속도 향상과 평균 41%의 메모리만을 사용함으로써 경쟁 기술 대비 월등한 우위를 보이고 있다. 이로써, 대형의 반도체 설계 도면의 처리를 가능하도록 하였으며, 반도체 IP의 응용성(flexibility)을 부여 함으로써, IP의 재활용의 기초 연구와 SoC 설계 확산에 지렛대 역할을 하는 연구가 되리라고 예측한다.

Keywords